Doctor
José Iván Isaza González
Investigador de la Universidad Tecnológica de Panamá

Breve introducción

Mis principales actividades profesionales están relacionadas con la investigación y la docencia. Las líneas de investigación de estudio son Informática industrial, Grupos vulnerables, Tolerancia a Fallos, Sistemas Embebidos y sus aplicaciones a sistemas Aeroespaciales y atmósfera terrestre. En todas las áreas intento combinar la investigación científica y la transferencia de conocimientos. Actualmente trabajo en la Universidad Tecnológica de Panamá como Docente-Investigador.

Idiomas

Evaluation of fault injection tools for reliability estimation of microprocessor-based embedded systems
JOURNAL_ARTICLE
Autores: Aponte-Moreno, A.; Isaza-González, J.; Serrano-Cases, A.; Martínez-Álvarez, A.; Cuenca-Asensi, S.; Restrepo-Calle, F.
Fecha de Publicación:2023
Organización certificadora:Scopus - Elsevier
Availability and Use of ICTs in Rural Areas in Panama: Tulu Case Study,Disponibilidad y uso de las tic en zonas rurales en panama: caso de estudio tulu
CONFERENCE_PAPER
Autores: Nunez-Bernal, Y.; Camargo-Hernriquez, I.; Isaza-Gonzalez, J.; Castillo, J.
Fecha de Publicación:2022
Organización certificadora:Scopus - Elsevier
An Experimental Comparison of Fault Injection Tools for Microprocessor-based Systems
CONFERENCE_PAPER
Autores: Aponte-Moreno, A.; Isaza-Gonzalez, J.; Serrano-Cases, A.; Martinez-Alvarez, A.; Cuenca-Asensi, S.; Restrepo-Calle, F.
Fecha de Publicación:2020
Organización certificadora:Scopus - Elsevier
Aportaciones a la tolerancia a fallos en microprocesadores bajo efectos de la radiación
DISSERTATION
Autores: Jose Ivan Isaza Gonzalez
Fecha de Publicación:2018
Organización certificadora:Otras fuentes
SHARC: An efficient metric for selective protection of software against soft errors
JOURNAL_ARTICLE
Autores: Isaza-González, J.; Restrepo-Calle, F.; Martínez-Álvarez, A.; Cuenca-Asensi, S.
Fecha de Publicación:2018
Organización certificadora:Scopus - Elsevier
Evaluación de la fiabilidad de microprocesadores COTS mediante las infraestructuras de depuración On-Chip
JOURNAL_ARTICLE
Autores: José Iván Isaza González
Fecha de Publicación:2017
Organización certificadora:Otras fuentes
Contrast of a HDL model and COTS version of a microprocessor for soft-error testing
CONFERENCE_PAPER
Autores: Isaza-González, J.; Serrano-Cases, A.; Martinez-Álvarez, A.; Cuenca-Asensi, S.; Guzmán-Miranda, H.; Aguirre, M.A.
Fecha de Publicación:2017
Organización certificadora:Scopus - Elsevier
Dependability evaluation of COTS microprocessors via on-chip debugging facilities
CONFERENCE_PAPER
Autores: Isaza-Gonzalez, J.; Serrano-Cases, A.; Restrepo-Calle, F.; Cuenca-Asensi, S.; Martinez-Alvarez, A.
Fecha de Publicación:2016
Organización certificadora:Scopus - Elsevier
On the influence of compiler optimizations in the fault tolerance of embedded systems
CONFERENCE_PAPER
Autores: Serrano-Cases, A.; Isaza-Gonzalez, J.; Cuenca-Asensi, S.; Martinez-Alvarez, A.
Fecha de Publicación:2016
Organización certificadora:Scopus - Elsevier
Mostrando pág. 1 de 1, para 9 registros.
Publicaciones Científicas
Publicaciones científicas en los últimos 5 años.